1、負(fù)責(zé)FPGA方案設(shè)計(jì)、選型和驗(yàn)證。
2、負(fù)責(zé)視頻產(chǎn)品或信號(hào)處理板卡的原理圖、PCB設(shè)計(jì)及硬件調(diào)試,保障FPGA系統(tǒng)正常運(yùn)行。
3、開(kāi)展信號(hào)完整性、電源完整性仿真分析。
4、與軟件、PE工程師協(xié)同完成接口定義、系統(tǒng)聯(lián)調(diào)、生產(chǎn)問(wèn)題迭代及質(zhì)量管控。
5、編寫(xiě)并維護(hù)設(shè)計(jì)文檔、測(cè)試報(bào)告及相關(guān)技術(shù)資料。
1、電子信息工程、計(jì)算機(jī)、微電子、智能與計(jì)算機(jī)等相關(guān)專業(yè)本科及以上學(xué)歷。
2、熟悉Xilinx(VivadoISE)等FPGA開(kāi)發(fā)工具,掌握VerilogVHDL語(yǔ)言,具備FPGA代碼編寫(xiě)、仿真、調(diào)試能力。
3、具備高速接口(如DDR、PCIe、HDMI、千兆網(wǎng)口等)設(shè)計(jì)或調(diào)試經(jīng)驗(yàn)者優(yōu)先。
4、熟練使用示波器、邏輯分析儀等測(cè)試儀器,具備電路焊接、板級(jí)調(diào)試能力。
5、了解常用EDA工具(如OrCAD、Allegro)及硬件開(kāi)發(fā)全流程。
在求職過(guò)程中如果遇到扣押證件、收取押金、提供擔(dān)保、強(qiáng)迫入股集資、解凍資金、詐騙傳銷、求職歧視、黑中介、人身攻擊、惡意騷擾、惡意營(yíng)銷、虛假宣傳或其他違法違規(guī)行為。請(qǐng)及時(shí)保留證據(jù),立即向平臺(tái)舉報(bào)投訴,必要時(shí)可以報(bào)警、起訴,維護(hù)自己的合法權(quán)益。
